Bạn cần thêm?
Số Lượng | Giá |
---|---|
1+ | US$1.030 |
10+ | US$0.670 |
50+ | US$0.631 |
100+ | US$0.591 |
250+ | US$0.553 |
500+ | US$0.549 |
1000+ | US$0.544 |
2500+ | US$0.541 |
Thông Tin Sản Phẩm
Tổng Quan Sản Phẩm
The CD4018BE is a CMOS Pre-settable divide-by-N Counter consists of 5 Johnson-counter stages, buffered Q outputs from each stage and counter pre-set control gating. CLOCK, RESET, DATA, PRESET ENABLE and 5 individual JAM inputs are provided. Divide by 10, 8, 6, 4 or 2 counter configurations can be implemented by feeding the Q\5, Q\4, Q\3, Q\2, Q\1 signals respectively, back to the DATA input. Divide-by functions greater than 10 can be achieved by use of multiple CD4018B units. The counter is advanced one count at the positive clock-signal transition. Schmitt Trigger action on the clock line permits unlimited clock rise and fall times. A high RESET signal clears the counter to an all-zero condition. A high PRESET-ENABLE signal allows information on the JAM inputs to pre-set the counter. Anti-lock gating is provided to assure the proper counting sequence.
- Fully static operation
- 100% Tested for quiescent current at 20V
- Standardized, symmetrical output characteristics
- Meets all requirements of JEDEC tentative standard #13B
Ứng Dụng
Clock & Timing, Industrial
Thông số kỹ thuật
CD4018
8.5MHz
DIP
16Pins
18V
4018
125°C
-
Presettable
31
DIP
3V
CD4000
-55°C
CD4000 LOGIC
No SVHC (27-Jun-2018)
Pháp Chế và Môi Trường
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiệnNước xuất xứ:Malaysia
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiện
RoHS
RoHS
Chứng Nhận Chất Lượng Sản Phẩm