Thông báo với tôi khi có hàng trở lại
Số Lượng | Giá |
---|---|
1+ | US$0.860 |
10+ | US$0.858 |
50+ | US$0.856 |
100+ | US$0.854 |
250+ | US$0.851 |
500+ | US$0.849 |
1000+ | US$0.847 |
2500+ | US$0.844 |
Thông Tin Sản Phẩm
Tổng Quan Sản Phẩm
The SN74HC112N is a dual negative-edge-triggered J-K Flip-flop with clear and preset. A low level at the preset (PRE\) or clear (CLR\) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE\ and CLR\ are inactive (high), data at the J and K inputs meeting the setup time requirements are transferred to the outputs on the negative-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the fall time of the CLK pulse. Following the hold-time interval, data at the J and K inputs may be changed without affecting the levels at the outputs. This versatile flip-flop performs as toggle flip-flop by tying J and K high.
- Outputs can drive up to 10 LSTTL loads
- 13ns Typical tpd
- ±4mA Output drive at 5V
- 1µA Maximum low input current
- 40µA Maximum low power consumption
Ứng Dụng
Industrial
Thông số kỹ thuật
74HC112
13ns
5.2mA
DIP
Negative Edge
2V
74HC
-40°C
-
-
JK
24MHz
DIP
16Pins
Complementary
6V
74112
85°C
-
No SVHC (27-Jun-2018)
Pháp Chế và Môi Trường
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiệnNước xuất xứ:Malaysia
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiện
RoHS
RoHS
Chứng Nhận Chất Lượng Sản Phẩm