Trang in
Hình ảnh chỉ mang tính minh họa. Vui lòng xem phần mô tả sản phẩm.
Nhà Sản XuấtMICRON
Mã Số Linh Kiện Nhà Sản XuấtMT53E1G32D2FW-046 AIT:C
Mã Đặt Hàng4723252
Bảng Dữ Liệu Kỹ Thuật
Có thể đặt mua
đăng kí quan tâm tại đây
| Số Lượng | Giá |
|---|---|
| 1+ | US$84.440 |
| 5+ | US$81.440 |
| 10+ | US$77.650 |
| 25+ | US$74.810 |
Giá cho:Each
Tối thiểu: 1
Nhiều: 1
US$84.44
Ghi chú dòng
Chỉ thêm phần Xác nhận đơn hàng, Hóa đơn và Ghi chú giao hàng cho đơn hàng này.
Mã số này sẽ được thêm vào phần Xác nhận đơn hàng, Hóa đơn, Ghi chú giao hàng, Email xác nhận trên web và Nhãn sản phẩm.
Thông Tin Sản Phẩm
Nhà Sản XuấtMICRON
Mã Số Linh Kiện Nhà Sản XuấtMT53E1G32D2FW-046 AIT:C
Mã Đặt Hàng4723252
Bảng Dữ Liệu Kỹ Thuật
DRAM TypeMobile LPDDR4
Memory Density32Gbit
Memory Configuration1G x 32bit
Clock Frequency Max2.133GHz
IC Case / PackageFBGA
No. of Pins-
Supply Voltage Nom1.1V
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max95°C
Product Range-
SVHCNo SVHC (21-Jan-2025)
Tổng Quan Sản Phẩm
MT53E1G32D2FW-046 AIT:C is a mobile LPDDR4 SDRAM. The low-power DDR4 SDRAM (LPDDR4) is a high-speed, CMOS dynamic random-access memory device. This 8-bank device is internally configured with ×16 I/O. Each of the ×16 2,147,483,648-bit banks are organized as 131,072 rows by 1024 columns by 16 bits. LPDDR4 uses a double-data-rate (DDR) protocol on the DQ bus to achieve high-speed operation. The DDR interface transfers two data bits to each DQ lane in one clock cycle and is matched to a 16n-prefetch DRAM architecture.
- 16n prefetch DDR architecture, 8 internal banks per channel for concurrent operation
- Single-data-rate CMD/ADR entry, bidirectional/differential data strobe per byte lane
- Programmable READ and WRITE latencies (RL/WL), programmable and on-the-fly burst lengths (BL=16, 32)
- Directed per-bank refresh for concurrent bank operation and ease of command scheduling
- On-chip temperature sensor to control self refresh rate
- Partial-array self refresh (PASR), selectable output drive strength (DS), clock-stop capability
- 4GB (32Gb) total density, 4266Mb/s data rate per pin
- 1.10V VDD2/0.60V or 1.10V VDDQ operating voltage
- 200-ball TFBGA package, AEC-Q100 automotive qualified
- Operating temperature from -40°C to +95°C
Thông số kỹ thuật
DRAM Type
Mobile LPDDR4
Memory Configuration
1G x 32bit
IC Case / Package
FBGA
Supply Voltage Nom
1.1V
Operating Temperature Min
-40°C
Product Range
-
Memory Density
32Gbit
Clock Frequency Max
2.133GHz
No. of Pins
-
IC Mounting
Surface Mount
Operating Temperature Max
95°C
SVHC
No SVHC (21-Jan-2025)
Tài Liệu Kỹ Thuật (1)
Pháp Chế và Môi Trường
Nước xuất xứ:
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiệnNước xuất xứ:Taiwan
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiện
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiệnNước xuất xứ:Taiwan
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiện
Số Thuế Quan:85423239
US ECCN:EAR99
EU ECCN:NLR
Tuân thủ tiêu chuẩn RoHS:Có
RoHS
Tuân thủ tiêu chuẩn RoHS Phthalates:Có
RoHS
SVHC:No SVHC (21-Jan-2025)
Tải xuống Chứng Nhận Chất Lượng Sản Phẩm
Chứng Nhận Chất Lượng Sản Phẩm
Trọng lượng (kg):.000001