Thông báo với tôi khi có hàng trở lại
Số Lượng | Giá |
---|---|
100+ | US$0.263 |
500+ | US$0.258 |
1000+ | US$0.253 |
2500+ | US$0.235 |
5000+ | US$0.231 |
Thông Tin Sản Phẩm
Tổng Quan Sản Phẩm
The CD74AC109M96 is a dual positive-edge-triggered J-K Flip-flop with set and reset. It contains two independent J-K\ positive-edge-triggered flip-flops. A low level at the preset (PRE\) or clear (CLR\) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE\ and CLR\ are inactive (high), data at the J and K\ inputs meeting the setup-time requirements are transferred to the outputs on the positive-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the clock pulse. Following the hold-time interval, data at the J and K\ inputs can be changed without affecting the levels at the outputs. This versatile flip-flop can perform as toggle flip-flops by grounding K\ and tying J high. It also can perform as D-type flip-flop if J and K\ are tied together.
- Speed of Bipolar F, AS and S, with significantly reduced power consumption
- Balanced propagation delays
- ±24mA Output drive current
- SCR-Latchup-resistant CMOS process and circuit design
- Green product and no Sb/Br
Ứng Dụng
Aerospace, Defence, Military
Thông số kỹ thuật
74AC109
10.3ns
24mA
SOIC
Positive Edge
1.5V
74AC
-55°C
-
JK
100MHz
SOIC
16Pins
Differential
5.5V
74109
125°C
-
Tài Liệu Kỹ Thuật (1)
Pháp Chế và Môi Trường
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiệnNước xuất xứ:Mexico
Quốc gia nơi quy trình sản xuất quan trọng cuối cùng được thực hiện
RoHS
RoHS
Chứng Nhận Chất Lượng Sản Phẩm